Relatório de produção acadêmica da Universidade Federal de São Carlos (UFSCar)
Departamento de Computação (DC)

Centro de Ciências Exatas e de Tecnologia (CCET)
Campus São Carlos

Plataforma Lattes / outubro de 2020

Jorge Luiz e Silva

Received the Ph.D. degree from University of Campinas (Brazil) in 1992 and a Pos Doc from Washington State University in 1998. He joined this University in 2005 as Assistant Professor. Dr Silva investigates architectures using reconfigurable computing, totally based on Field Programmable Gate Array (FPGA) since 1995 and have used Electronic Design Automation (EDA) tools with schematic and VHDL for all the projects. He is focused on a Reconfigurable Dynamic Dataflow Architecture to be used in high processing computing and embedded systems. (Texto informado pelo autor)

  • http://lattes.cnpq.br/2869976839293137 (29/01/2018)
  • Rótulo/Grupo:
  • Bolsa CNPq:
  • Período de análise: 1979-1999
  • Endereço: Instituto de Ciências Matemáticas e de Computação, Departamento de Sistemas de Computação. Av. Trabalhador São-carlense, 400 Centro 13560-970 - Sao Carlos, SP - Brasil Telefone: (16) 33738168 URL da Homepage: http://icmc.usp.br/~jsilva
  • Grande área: Ciências Exatas e da Terra
  • Área: Ciência da Computação
  • Citações: Google Acadêmico

Produção bibliográfica

Produção técnica

Produção artística

Orientações em andamento

Supervisões e orientações concluídas

Projetos de pesquisa

Prêmios e títulos

Participação em eventos

Organização de eventos

Lista de colaborações


Produção bibliográfica

Produção técnica

Produção artística

Orientações em andamento

Supervisões e orientações concluídas

Projetos de pesquisa

  • Total de projetos de pesquisa (2)
    1. 1999-2005. RtrASSoc Adaptavel Superescalar Reconfiguravel System On Chi
      Descrição: Este trabalho descreve a proposta de desenvolvimento do RtrASSoc, um Sistema em Chip, Adaptável, Superscalar, e Reconfigurável, a ser implementado em uma FPGA Virtex da Xilinx. O RtrASSoc será utilizado em aplicações embarcadas que necessitem de maior capacidade, melhor desempenho, e reconfiguração dinâmica, a um custo não proibitivo, onde a aplicação é quem define todo a estrutura da plataforma RtrASSoc. O recurso de reconfiguração dinâmica a ser utilizado será o modelo run-time reconfiguration - Rtr, presente nas FPGAs Virtex da Xilinx. Um pré-compilador C irá extrair do programa de aplicação os elementos para compor a estrutura do RtrASSoc, e fixará os parâmetros de reconfiguração que serão utilizados durante a execução do programa de aplicação. No processo de reconfiguração dinâmica será utilizado um mecanismo de compressão para acelerar a reconfiguração. O sistema será testado em uma aplicação para reconhecimento de padrões. Palavras Chaves: Arquitetura Adaptável, Superspcalar, Run-Time-Reconfiguration, compressão, Sistemas Embarcados, Pré-compilador C.. Situação: Concluído; Natureza: Pesquisa. Alunos envolvidos: Graduação: (2) / Especialização: (0) / Mestrado acadêmico: (6) / Mestrado profissional: (0) / Doutorado: (0) . Integrantes: Jorge Luiz e Silva - Coordenador / Guilherme Henrique Renó Jorge - Integrante / Ronaldo Martins da Costa - Integrante / Alessandro Fornari - Integrante / Oswaldo Zanguetin Filho - Integrante / Kelton Augusto Pontara - Integrante / Joelmir José Lopes - Integrante / Marcio Henrique Castilho Cardim - Integrante / Ricardo Luis Martins Veronesi - Integrante. Financiador(es): Centro Universitário Euripedes de Marília - Auxílio financeiro / Fundação de Amparo à Pesquisa do Estado de São Paulo - Bolsa. Número de produções C, T A: 6 / Número de orientações: 9
      Membro: Jorge Luiz e Silva.
    2. 1993-1995. SPMM1 - Sistema Multi-Microcontrolador 1
      Descrição: Desenvolvimento de máquina multi-microcontrolador, tendo como base o microcontrolador 8051 - software e hardware. Situação: Concluído; Natureza: Pesquisa. Alunos envolvidos: Graduação: (7) / Mestrado acadêmico: (1) . Integrantes: Jorge Luiz e Silva - Coordenador. Financiador(es): (FAPESP) Fundação de Amparo à Pesquisa do Estado de São Paulo - Auxílio financeiro. Número de produções C, T A: 9 / Número de orientações: 8
      Membro: Jorge Luiz e Silva.

Prêmios e títulos

  • Total de prêmios e títulos (6)
    1. PROFESSOR HOMENAGEADO (Cartão Simbólico), XVII Turma de Bacharelado em Ciências da Computação - UFSCar-CCT-DC, São Carlos, S.P.. 1995.
      Membro: Jorge Luiz e Silva.
    2. UNIVERSIDADE FEDERAL DE SÃO CARLOS - Medalha de Honra ao Mérito - 25 anos da UFSCar, Patrocinado pelo Sr. Reitor Prof. Dr. Newton Lima Neto.. 1995.
      Membro: Jorge Luiz e Silva.
    3. PROFESSOR HOMENAGEADO (Cartão Simbólico), XV Turma de Bacharelado em Ciências da Computação - UFSCar-CCT-DC, São Carlos, S.P.. 1993.
      Membro: Jorge Luiz e Silva.
    4. PROFESSOR HOMENAGEADO COM O NOME DA TURMA (Placa comemorativa), XIII Turma de Bacharelado em Ciências da Computação - UFSCar-CCT-DC, São Carlos, S.P.. 1991.
      Membro: Jorge Luiz e Silva.
    5. PROFESSOR HOMENAGEADO (Cartão Simbólico), XII Turma de Bacharelado em Ciências da Computação. UFSCar-CCT-DC, São Carlos, SP... 1990.
      Membro: Jorge Luiz e Silva.
    6. IV PRÊMIO NACIONAL DE INFORMÁTICA - Primeiro Lugar - Categoria Software., Secretaria Especial de Informática, Moddata S.A., Fundação Roberto Marinho... 1989.
      Membro: Jorge Luiz e Silva.

Participação em eventos

  • Total de participação em eventos (0)

    Organização de eventos

    • Total de organização de eventos (0)

      Lista de colaborações



      Data de processamento: 12/10/2020 22:29:19